logo
ホーム > 資源 > 約会社の例 CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

 企業資源について CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

2025年11月21日 - 工業物件インターネットとインテリジェント制御システムの急速な発展により,信頼性の高い通信ソリューションの需要は増加し続けています.CMX869BD2マルチモードモデムチップ優れた統合能力と柔軟な通信機能を利用し,産業自動化,スマートメーター,リモートモニタリング,関連分野.

 

 

I. チップの紹介


 

CMX869BD2は,高度な混合信号処理技術を活用した高性能マルチモードモデムチップで,完全な送信および受信チャネルを統合しています.複数のモジュレーションとデモジュレーションモードをサポートする単一のチップ内で完全な通信機能を提供し,産業用アプリケーションのための信頼性の高い物理層ソリューションを提供します.

 

基本的技術特性

多モード操作サポート

FSK,DTMF,プログラム可能な音源生成

プログラム可能なデータレート

最大2400bpsまでの伝送速度

統合された自動均衡とクロック復元

内蔵信号コンディショニングとタイミング同期

複数の標準プロトコルのサポート

様々な通信規格と互換性がある

 

高統合設計

プログラム可能なフィルターバンク

精密アナログ・フロントエンドの集積回路

完全タイムリングと制御論理

最適化された信号経路アーキテクチャ

 

工業 級 の 信頼性

動作温度範囲: -40°Cから+85°C

幅広く動作する電圧範囲:3.0Vから5.5V

1μA未満の待機電流を持つ低出力構造

優れた反干渉性能

 

システム設計の簡素化

単一のチップで完全なモデム機能を実装します

外部構成要素の数を大幅に減らす

PCB レイアウトの複雑さを簡素化

製品開発サイクルを短縮する

 

費用 最適化 の 利点

システムBOMコストを削減する

生産のデバッグプロセスを最小限に抑える

電力管理を最適化

生産効率を向上させる

 

 

 

 

II. 詳細な機能ブロック図解析

 

 

 

CMX869BD2 機能構造分析

CMX869BD2は,主にワイヤレスデータ転送アプリケーションで使用される高性能,低電力シングルチップモデムおよびオーディオプロセッサである.図に示されている各機能モジュールの詳細な分析です:

 

基本機能の概要
CMX869BD2のコアは,完全な電話音声ラインインターフェースを含む高度に統合されたデータモデムである.シンプルなDTMFトーンから複雑なデジタルモジュレーション・スキーム (FSK/DPSKなど) までの信号を処理できる.適しているため:

 

ワイヤレスデータ送信モジュール

セキュリティ・アラーム・システム

産業用テレメトリとリモコン

自動計数器読み取りシステム

 

 

機能モジュールの分析
1デジタルコアと制御インターフェース (左上部)

 

IROMとシリアルクロック コマンド データ:

IROM: 内部ファームウェアまたは初期化ROMを指し,チップ操作に必要な基本的な指示や構成パラメータを保存する.

シリアルインターフェース: これはホストコントローラとCMX869BD2の間の通信チャネルである.ホストMCUは,このシリアルインターフェースを使用してコマンド,構成パラメータ,送信するデータ.

 

CRUS SERIAL INTERFACE & USART: シリアルインターフェイスとUSART

CRUS:おそらくはチップ内の内部データパスまたは処理ユニットを指します.

USART: Universal Synchronous/Asynchronous Receiver/Transmitter.これはチップと外部ホストMCU間のデータ交換のためのコアデジタルインターフェースとして機能する.Tx/Rx データレジスタは送信されるデータと受信されたデータのバッファリングを担当します.

 

2モデムコア (中央セクション)
これはチップの最も重要な部分ですデジタル信号をアナログ信号に変換し,チャンネル (電話線やワイヤレスリンクなど) で送信する.

 

FSK/DPSK モジュレーター:

モジュレーター:デジタルビットストリーム (0sと1s) を周波数シフトキーリング (FSK) または差相シフトキーリング (DPSK) アナログ信号に変換する.ワイヤレスデータ転送のコア技術です.

 

デモジュレーター:受信したFSK/DPSK信号をデジタルビットストリームに復元する.

スクラムラー/デスクラムラー: 送信前にデータをランダム化し,連続した0または1を減らして受信機のクロック同期を容易にする.受信機は,元の情報を復元するためにデータを復元します..

 

モデムエネルギー検出器: チャンネル内の有効な信号の存在を特定し,システムの目覚めまたはリンクの状態の決定を可能にします.

 

CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

 

 

3音声・信号処理 (中下部)
このセクションでは,アナログ音声と信号調節に関連するすべてのタスクを扱います.

 

トランスミットフィルターとエクワライザー (トランスミット経路):

DTMF/TONE GENERATOR: デュアルトーン・マルチ周波数 (DTMF) 信号 (電話キーボードの音) や他のプログラム可能な音声信号を生成する.電話システムでのダイヤルおよび信号送信に使用される.

 

トランスミットフィルタリングとエクアライゼーション: 波幅を制限し通信基準を満たすために送信されるモジュールされた信号をフィルタリングする.チャンネル歪みを補うために前等化を実行しながら.

 

受信モデムフィルターとエクワライザー (受信経路):

受信フィルタリングと同等化: チャンネルから受信された信号をフィルタリングして,バンド外のノイズと干渉を除去し,信号歪みを修正するために同等化を行います.

 

DTMF/TONE/CALL PROGRESS TONE DETECTOR:受信されたDTMF信号,リングバック音,忙しい音,その他のコール進行音を検出し,解読結果をホストコントローラに報告する.

 

 

4アナログ フロントエンドとインターフェース (右下)
この部分はチップと外部のアナログ世界との間の橋渡しとして機能します

 

TXレベル制御とRX増強制御

送信信号の振幅と受信信号の増幅を独立して制御する.これらは,通常,ソフトウェアでプログラムされ,異なる線損失と信号強さに適応する.

 

ローカルアナログループバック:

ローカル・アナログ・ループバック機能 チップの自己テストに使用され 送信端から受信端へ信号を直接経由させるデバッグと診断を容易にする.

 

Rx イン 増幅器 (受信入力増幅器):
初期段階では外線からの弱信号のインプットを増幅します

 

5時計と電力管理 (右側)
XTAL/クロック

XTALIN: 外部結晶振動器入力ピン.この時計に基づいてすべての内部タイムリングでチップの正確なクロック参照を提供します.

 

電源のピン:

AVdd/AVss: アナログ電源と接地.チップ内のアナログ回路に電力を供給する.

DVdd/DVss: デジタル電源と接地.チップ内のデジタル回路に電力を供給する.

この分離設計により,デジタル回路からの切り替えノイズが電源を通過する敏感なアナログ回路に干渉するのを防ぐ.

Vbias: アナログ回路の基準レベルを提供する内部で発生するバイアス電圧.

 

6システムレベルの機能 (下部セクション)
RDN (可能準備/データ通知または同様の機能):

 

これは,チップの準備が整っているか データが有効であるかのような状態表示信号を指す可能性があります.

XRay Osc,Space Wire and Voice Division (記述が不正確かもしれない):

このセクションでは,チップがサポートする複数のモードまたは信号タイプが記述される可能性が高い.例えば:

音声部門: 音声チャンネル処理を指す可能性があります.

他の用語は,特定の通信モードまたは試験機能を指すこともあります.

 

 

概要 と 適用
CMX869BD2は基本的に"通信システム・オン・チップ"です.:

複数のモジュレーション・スキームをサポートするプログラム可能なモデム

DTMFトランシーバーと信号音声検出機能を持つ完全な電話音声フロントエンド

柔軟なアナログとデジタルインターフェース,MCUと外部線へのシームレスな接続

 

ホストMCUを介して設定することで,開発者は電話線や専用オーディオリンクでデータ送信のための安定した信頼性の高い通信端末を簡単に実装できます.複雑なアナログモデム回路を設計する必要性をなくす製品設計を大幅に簡素化し,開発サイクルを短縮します.

 

 

 

III. 典型的な用途のための外部部品構成図

 

 

概要
この図では,CMX869BD2をマイクロコントローラと外部アナログライン (電話線や専用オーディオリンクなど) に接続するために必要な最小限の外部部品を定義する.チップが安定した電源を得ることを保証します,正確な時計,そして正しい信号レベル.

 

核心構成要素分析
1マイクロコントローラインターフェース

C-BUS: これはホストMCUとCMX869BD2間の通信のためのデジタルバスです.

シリアルクロック,コマンドデータ,CSN,応答データ: SPI または類似のシリアルインターフェイスの典型的な信号線であり,MCUの対応ピンに直接接続されている.CSNはチップ選択信号です活動レベルが低い

 

IRQN: 断断要求信号. これは重要な出力信号です. CMX869BD2がデータを受け取り,DTMF信号を検知したり,イベントのMCUに通知する必要があるとき,このピンを使って MCU に中断を送信します効率的なイベントベースのコミュニケーションを可能にします.

 

RDN: 前述したように これは"データ準備完了"のような ステータスインジケーターのピンです 図ではMCUに接続されていることが示されています

 

2時計回路
X1 (6.144 MHz): これはチップの核心である.正確な参照時計を提供するために外部結晶振動器が必要です.この周波数は,内部モデムの全てのタイミングの正確性を直接決定するので,非常に重要です.フィルターとトーンジェネレーター

 

 

CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

 

 

C5,C6 (47pF):この2つのコンデンサは結晶負荷コンデンサである.それらのコンデンサ値 (図の注釈"テキストを参照," つまり正確な値はデータシートを参照して決定する必要があります) 結晶の起動と振動周波数安定性にとって不可欠です典型的な値は,水晶製造者の仕様とチップの入力容量によって決定されます.

 

3電力供給と分離
これは,チップの安定した騒音のない動作を確保するための重要な部分です.

DVDD/DVSS:デジタル電源と固定

AVDD/AVSS: アナログ電源と接地

 

設計上の重要な考慮事項:図はデジタルとアナログの電源を外側から明確に分離しています.デジタル電源からの高周波ノイズが敏感なアナログ回路に結合するのを防ぐためにモデムの性能に悪影響を及ぼす可能性があります.

 

分離コンデンサータ:

C2,C4,C7,C9 (100nF):これらは高周波脱結合電容体である.通常はセラミック電容体,彼らはチップの電源ピンの非常に近くに置かれ,電源ラインからの高周波ノイズをフィルターし,チップの内部高速スイッチ回路にクリーンなローカル電力を供給します..

 

C1,C3,C8 (10μF): これらは低周波/エネルギー貯蔵コンデンサである.通常はタンタルムまたは電解コンデンサである.低周波ノイズをフィルタリングし,チップの消費電力の瞬時的な増加時に補充エネルギーを供給するために使用される.

 

VBIAS: 内部アナログ回路の基準電圧.この基準電圧の安定性を維持するために,通常,コンデンサータC9 (100nF) を介してアナログアースに接続されます.

 

4. アナログラインインターフェース
この回路の部分は チップの内部アナログ信号を 外の世界と接続します

 

 

チャンネル受信

RXA,RXAN: これは,ラインからの信号を受信するために使用される違いアナログ入力ペアである.違い入力は強い共通モードノイズ拒絶を提供します.

RXAFB:アンプのフィードバックピンを受信する.R1 (100kΩ) レジスタと外部コンデンサと設定することによって (図には示されていないが,通常実装されている),受信チャネルの加益とフィルタリング特性は設定できます.これは設計者に異なる入力信号強さに適応するための柔軟性を提供します.

 

送信チャンネル

TXA,TXAN: これは,配線に調節された信号を送信するために使用される違いアナログ出力ペアである.

 

ラインインターフェース:

図の"Rx Line Interface"と"Tx Line Interface"は抽象的なブロックである.実用的な設計では,この領域はより複雑な外部回路を必要とします.:

 

カップリング トランスフォーマー: 隔離とインピーダンスのマッチングに使用される.

保護回路:電波保護と電圧過電防止のためのTVSダイオードなど.

フィルタリングネットワーク:信号をさらに形作り,特定の業界基準を満たす.

リング検出器: リング検出インターフェース.電話ラインに適用すると,ライン上の高電圧のリング信号を検出するために,外部の離散なコンポーネントが必要です.

 

概要と設計ガイドライン
この典型的なアプリケーション回路図は,ハードウェアエンジニアにCMX869BD2ベースの回路を設計するための基礎を提供します.

 

1明確なインターフェース: MCU に接続方法 (SPI + interrupt) と アナログ信号 (差点ペア) の入力/出力方法を明確に示します.

 

2キーパラメータ提供: 結晶周波数,分離コンデンサータ値,フィードバックレジスタなどのコアコンポーネントの典型的な値を提供します.初期設計段階における部品選択の困難を大幅に軽減する.

 

3アナログ/デジタル電源を分離し,多段階の分離ネットワークを導入することで,複雑なRF/アナログ混合信号環境で安定したチップ動作を保証する.

 

4拡張スペースを予約する: アナログインターフェースセクションの抽象ブロックは,エンジニアがターゲットアプリケーションシナリオ (例えば,PSTN電話線ワイヤレスモジュールオーディオインターフェース).

 

この図は次の方法で使われます コンピュータは
CMX869BD2チップがプロジェクト要件を満たしていることを確認した後 (例えば特定のFSK調節率をサポートする)この図を直接参照して図面的なシンボルとレイアウトを作成します図に示された部品値に基づいて コンデンサ,レジスタ,結晶を調達しますハードウェアの設計を効率的かつ信頼的に完了するために,電源と接地設計原則を厳格に遵守する.

 

 

 

IV. 推奨される電源接続と分離回路設計図

 

 

設計の基本原理: 騒音隔離
CMX869BD2は,敏感なアナログ回路 (モデム,アンプ) と高速デジタル回路 (プロセッサ,インターフェース) を同じパッケージ内に統合した混合信号チップである.デジタル回路は,スイッチ操作中に大きな高周波ノイズを生成するこのノイズが電源を通して アナログセクションに結合すると 信号の質がひどく低下しますモジュレーション/デモジュレーションにおけるビットエラー率が増加し,オーディオチャンネルにおける信号/ノイズ比率が低下する.

 

したがって,この図の主な目的は,アナログとデジタル回路に独立した清潔な電源経路を提供し,それぞれのノイズ源間の隔離を最大化することです.

 

詳細な回路モジュール分析
1.電源入力と主要フィルタリング

VDEC:これは通常,システムマザーボードから供給される事前制御された電源入力 (例えば3.3V) を表します.

 

C3,C8 (10μF): 大容量エネルギー貯蔵/低周波脱結合コンデンサター.通常はタンタルムまたは電解コンデンサター,主な機能は,電源ラインの低周波波動をバッファリングし,チップの消費電力の瞬時的な増加時に補給エネルギーを供給することです.安定した電圧を維持する.

 

L1 (100nH - オプション): これはフェライトビーズまたは小さなインダクタで,C3/C8でLCフィルターネットワークを形成する.マザーボードの"騒々しい"一般的な電源ドメインからの高周波のノイズがチップのローカル電源ネットワークに入ることをブロックすることです"オプション"と表示され,要求が少ないシナリオでは省略できますが,それを含めると,厳しい電気環境でのシステムの安定性が著しく向上します.

 

CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

 

 

2.デジタルパワードメイン
パス: VDEC → L1 → C3/C8 → DVDD/DVSS

 

ローカル・デコップリング

C4,C7 (100nF):高周波脱結合コンデンサター.これらはセラミックコンデンサターで,チップのDVDDとDVSSピンにできるだけ近く置く必要があります.デジタルコアの高速スイッチング電流のために非常に低阻力ローカルループを提供します.発生する高周波ノイズを吸収し,その拡散を防ぐ.

 

設計キーポイント:この経路は,チップの内部デジタル論理,クロック回路,シリアルインターフェースの電源に専念しています.

 

3. アナログ パワー ドメイン
パス: VDEC → L2 → C1/C2 → AVDD/AVSS

 

ローカル・デコップリング

C2,C9 (100nF): 高周波脱結合セラミックコンデンサータ.AVDD/AVSSピンの近くにも配置する必要があります.

C1 (10μF): 大容量低周波脱結合/エネルギー貯蔵コンデンサター.

 

キーコンポーネント L2 (100nH - 選択可能):

この装置は,アナログ電源経路の"浄化器"として機能します.この装置の主な目的は,VDECからのノイズをフィルターするだけでなく,デジタル電源領域が発生するノイズが電源平面を通ってアナログ電源領域に結合するのを防ぐためL1 を省略しても,L2 は敏感なアナログ回路 (モデムやオーディオアンプなどの) を保護するために強く推奨されます.

 

4.共通点
この図は,アナログアース (AVSS) とデジタルアース (DVSS) が最終的にチップに外部に接続されていることを示しています.これは単点アースの正しい原則を反映しています.PCB レイアウト中に,これらの2つの地面平面は,通常,デジタル地面ノイズ電流がアナログ地面領域を通過するのを防ぐために,チップの下または近くにある"橋"を通じて接続されます.

 

概要と設計ガイドライン
この電源分離図は CMX869BD2の高性能操作を保証するための金色のルールを提供します:

1隔離は鍵である: アナログ (AVDD/AVSS) とデジタル (DVDD/DVSS) の電源は,フィルタリング段階から物理隔離が実施される2つの独立したシステムとして扱わなければならない.

 

2. LCフィルタリングを使用する:フェライトビーズまたはインダクタ (L1,L2) とコンデンサタを組み合わせて π型フィルターを形成することは,費用対効果の高い効率的なノイズ隔離ソリューションとして強く推奨されます.図は明示的に警告しています "省略するとシステムの性能が低下する". "

 

3複数の段階の分離を導入する.低周波および高周波のノイズに対応するために,同時に大容量 (10μF) と小容量 (100nF) のコンデンサを使用する.これは業界標準の慣習です.

 

4.PCBレイアウトは重要:図の下の注釈は,この点を特に強調しています:

"コンデンサータC2,C4,C7,C9と対応するVDD/VSSピンの間の痕跡距離を最小限に抑える"

これは,切手の電源ピンに直接隣接して,幅広く,幅が短い経路で接続 (電源平面に直接接続するためにバイアスを使用することが好ましい) した分離コンデンサを配置することを意味します.誘導の痕跡は 脱結合の効果を 大きく損なう.

 

5CMX869BD2チップの購入時に,エンジニアは同時にこの図で指定された材料の説明書 (BOM) に基づいて部品を調達します.インダクタ (100nH) とコンデンサー (10μFと100nF) を含むPCB 設計では,特にコンポーネントの配置とパワー/グラウンド・プレーンセグメントにおいて,図に記載されたトポロジカル構造とレイアウト要件を厳格に遵守する.これは,設計されたデータ転送モジュールや端末デバイスが複雑な産業用電磁環境でも安定した通信を維持できることを保証します.ビットエラーを最大限に最小限に抑える.

 

 

 

 

V. 2本の電話線のインターフェース回路図

 

 

 

主要な機能と目標
機能: チップと標準600Ωインペデンス電話ラインの間の4ワイヤー (チップ側) から2ワイヤー (電話ネットワーク側) の変換を実現し,同時に:

 

隔離: トランスフォーマーを通して高電圧の電波から機器を保護する.

阻力マッチング:デバイスを電話ネットワークの600Ωの特徴的な阻力にマッチさせ,電源転送を最大化し,信号反射を最小化します.

シグナルカップリング: チップの出力信号をラインに送信し,ラインから入力信号をチップに送信する.

フィルタリング: 帯外ノイズを抑制する.

 

 

詳細な回路モジュール分析
1核の隔離と結合部品 - トランスフォーマー
これはインターフェースの核心です

 

電気隔離: トランスフォーマーでは,電話線上の高電圧から設備内の低電圧回路を完全に隔離する (例えば48V DC電源,90Vリング信号),設備と利用者の安全を確保するこれは必須の安全要件です

 

阻力変換:適切な回転比を選択することで,チップ側の阻力は電話ネットワークに必要な600Ωに変換できます.

 

片方ではチップの送信信号を電話線に結合し,もう片方では接続された信号は,電話線からチップに送信されます..

 

 

CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

 

 

2送信経路
チップの差変トランスミッション出力 TXA/TXANが直接トランスフォーマーの主回線を動かす.

 

C11: トランスフォーマーのメインローリングの中央タップに配置された高周波フィルタリング/脱カップリングコンデンサータである.その機能は:

 

高周波ノイズに対して低阻力路線を地上へ提供し,送信信号の高周波ノイズ構成要素を弱体化します.

 

トランスフォーマーのインダクタンスで低通路フィルターを形成し,送信信号をさらに形作る.過剰な高周波部品 (電磁気干渉を引き起こす可能性がある) が線に送られるのを防止する.

 

3パスを受信
電話線からの信号は トランスフォーマーを通して結合され 二次端から主端へ送られますチップの差接入入力RXA/RXANによって受信されている場合.

 

R11,R12:この2つの抵抗が減衰器を形成する.

 

主要機能: モデムへの受信信号レベルを設定します. 電話線での信号強さは大きく変化するので,これらの抵抗は,CMX869BDの内部受信増幅器で処理するのに適したレベルに過度に強い信号を弱体化します.オーバーロードや飽和を防ぐ

 

R13 と C10:

トランスフォーマーの主要巻き路に並行して接続されている.

 

R13: トランスフォーマー巻きの直流抵抗とインダクタンスと連携して,回路側での交流インパデントを調整する.音声周波数帯内での標準600Ωに可能な限り近くなることを確保する.

 

C10: これは補償コンデンサーです. 周波数応答を正し,均衡させるために,トランスフォーマーの漏れ誘導力と分散容量と相互作用します.動作周波数帯全体に均等な増幅を保証する (e信号の歪みを防止する.

 

4DCバイアスと保護
AVDD:電圧トランスフォーマーの中央タップに電阻を介して接続し,送信チャンネル内の駆動増幅器のDC動作点 (バイアス) を供給する.

 

ガス放出管 (GDT): 雷のような高エネルギー波を処理するために使用されます.

TVSダイオード: 急速な過電圧トランジエントを吸収するために使用される.

リセット可能なファイューズ: 過電源保護を備える.

これらの回路は,通信ネットワークアクセス証明書の通過に不可欠です.

 

 

デザイン哲学
CMX869BD2 の成功の鍵は:

 

厳格な電力管理: アナログとデジタル領域を2つの独立したシステムとして扱う.

 

頑丈なインターフェース設計:すべての外部インターフェース,特に電話ライン側には過電圧,過電流,電圧上昇防止機能が組み込まれなければならない.

 

参照型アプリケーション: 製造者が提供した典型的なアプリケーション回路は,検証された設計の出発点として使用されます.パラメータ調整と最適化のための基礎としてそれらを使用することで,設計成功率と信頼性を大幅に向上することができます.

 

上記の設計ガイドラインを順守することでCMX869Bチップの全性能は,複雑な電磁環境でも安定した動作を可能にする産業レベルの通信ソリューションを構築するために活用できます.

 

 

 

VI. 四線電話線インターフェイス回路図解析

 

 

基本概念:四線対二線システム

2本のワイヤーシステム: 送信と受信信号は,伝統的な電話線に似ている2本のワイヤーを共有します.複雑なハイブリッド回路が必要で,信号を分離して送信し受信し,自己振動 (エコー) を防ぐ.

四線システム:送信と受信信号はそれぞれ独立したワイヤペアを持っています.送信のための1対,受信のための1対.基本的には受信チャンネルに送信信号からの干渉を避ける設計を簡素化し,より優れた性能を提供します.

 

4本のワイヤのインターフェース回路分析
2本のワイヤーと比べると,4本のワイヤーでは最も複雑で高価なコンポーネント―トランスフォーマーとハイブリッド回路―が排除されます.

 

1送信経路
チップの差伝送出力TXA/TXANは,抵抗ネットワークを通して直接伝送線ペアを動かす.

R10: この抵抗は,送電線の終端抵抗として機能する.その主な機能は,電線の特徴的なインピーデント (通常600Ω) に一致することです.信号の反射を削減し,信号の整合性を確保する.

 

2パスを受信
受信線ペアからの信号は,抵抗性減衰ネットワークを通じて,チップの差接受信入力RXA/RXANに直接供給される.

 

R11,R12:この2つの抵抗は,モデムに送信される受信信号レベルを設定する基本機能を備えた減速器を形成する.過剰に強い入力信号が内部受信増幅器を飽和させないようにする.

 

CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

 

 

R13:この電阻は受信線の終端電阻として使用され,受信線の600Ωの特異性インピーデンスに対応するためにも使用されます.

 

3高周波ノイズ抑制
C11: これは高周波フィルタリング/分離コンデンサです.その機能は送信信号の高周波ノイズ構成要素を鈍化することです.このような望ましくない放射騒音が他の機器に影響を与えたり,電磁互換性 (EMC) の問題を引き起こしたりしないようにする.

 

主要な特徴: 高利益受信モード
テキストでは,非常に重要な構成可能な機能が説明されています.

 

機能: RXBN 入力ピンは,一般制御レジスタのビット14を設定することによって有効にすることができます.

動作原理:このビットが1に設定されたとき,チップはRXBNピンとRXANピンを内部で接続する.

回路効果:外部回路では,これは抵抗器R14をR11と並行して接続することに相当する.

結果:並行後,受信減衰ネットワークの総抵抗が減少し,受信経路に約20dBの追加加益をもたらします.

アプリケーションシナリオ:この機能は,特にオン・フック状態で特定の弱い信号を検出するように設計されています.最も典型的なアプリケーションは,タイプ1コールラーID信号を受信しています.これは,比較的小さい振幅で,第1回と第2回リングサイクルの間に送信されるFSKデータ信号である..

 

設計上の考慮事項:

このようなオン・フック信号の検出がアプリケーションで必要でない場合,設計を簡素化するために,レジスタ R14 とコンデンサ C12 は完全に省略することができます.

2本のワイヤのインターフェース (図4a) では,コンデンサータC12は,リレーが開いているとき (オン・フック状態) チップへのAC信号経路を提供するために使用されます.

 

概要と設計ガイドライン
1インターフェイス選択:

4本のワイヤーインターフェース: シンプルで費用対効果が高く,優れたパフォーマンスを提供していますが,専用4本のワイヤーリンクが必要です.ポイント・トゥ・ポイント・プライベート・ライン・通信やデバイス間通信に適している.

 

2本のワイヤーインターフェース:より複雑でトランスフォーマーが必要ですが,標準的な公共電話ネットワークに接続するために使用され,より幅広いシナリオに適用できます.

 

2デザインの基本事項:

阻力マッチングは重要ですR10とR13の電阻の値は,最適な信号伝送を達成するために,実際のラインの特徴的なインペデンス (通常600Ω) に基づいて正確に選択する必要があります..

 

信号レベル管理R11とR12の比率 (オプションのR14とともに) は受信信号の振幅を決定し,期待されるライン信号強度に基づいて計算する必要があります..

 

高利益モードの柔軟な使用: 設計により,呼び出し者IDなどの高度な機能がサポートされる場合,受信経路でR14とC12のポジションを予約し,レジスタのソフトウェア設定を通じてこの機能を有効にするのは必須です..

 

CMX869BD2の4ワイヤーインターフェースは,専用リンクで高品質のデータ通信を達成するための簡潔で効率的なソリューションを提供します.プログラム可能な加益機能がアプリケーションの柔軟性を向上させる一方で.

 

 

 

 

VII. 16 ビットモードの機能ブロック図の技術説明

 

 

基本概要
USARTは,チップとホストコントローラ間のデータ交換の橋渡しとして機能する.CMX869BD2は,データ損失を防止し,特定の通信プロトコルをサポートするために,ステータスレジスタメカニズムを介してデータフローを管理します..

 

 

送信データ管理
このセクションでは,ホストコントローラからモデムへのデータフローと対応するステータスモニタリングについて説明します.

 

1. ダブルバッファメカニズム:

チップにはC-BUS TxデータレジスタとTxデータバッファの2つの主要な内部コンポーネントが含まれています.

ホストコントローラは C-BUS Tx データレジスタに送信されるデータを書き込む.

チップは,このデータを適切なタイミングでTxデータバッファーに転送し,その後モデムによって処理する (例:並行式からシリアル式変換,モジュレーション).

 

 

2. ステータスフラグ - Txデータ 準備済み:

設定時: C-BUS Tx データレジスタのデータが Tx データバッファーに成功して転送されたときに,この状態ビットが自動的に 1 に設定されます.

機能: これは"送信準備"中断または投票信号として機能します. ホストコントローラに明示的に"以前のデータが処理され,新しいデータが送信できます"と通知します.

クリアされたとき: このフラグは,ホストコントローラがC-BUS Txデータレジスタに新しいデータを書き込むときに自動的にクリアされます.

CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

 

 

3. エラー状態 - Tx データ流入:

When Set: このフラグは,モデムが次のデータワードを必要とするが,ホストコントローラがC-BUS Txデータレジスタに新しいデータを間に合わず,レジスタが"空行"するときに1に設定されます.

結果: これは送信エラーです. モデムは利用可能なデータがないため送信を中断し,通信リンクが壊れます.

 

ソフトウェア設計ガイドライン:ホストコントローラの送信ルートは,Tx Data Readyフラグ (投票または中断方法) によって操作されるべきである.継続的かつ適時なデータ供給を確保し,不十分な流れを防ぐこと.

 

 

データ管理を受信する
このセクションでは,モデムからホストコントローラへのデータフローを記述します.

 

1. ステータスフラグ - Rx データ 準備済み:

設定時:チップがC-BUS Rxデータレジスタに新たにデモジュールされたデータを保存するときに自動的に1に設定されます.

機能: "データ到着"中断または投票信号として機能する.ホストコントローラに"新しいデータが読み取れる"と通知する.

 

2. エラー状態 - Rx データ溢出:

When Set: このフラグは,ホストコントローラがC-BUS Rxデータレジスタから古いデータをまだ読み取っていないとき,チップが新しいデータを保存する準備ができているときに1に設定されます.

結果: これは受信エラーです.古いデータが新しいデータに書き換えられ,データ損失になります.

 

ソフトウェア設計ガイドライン: ホストコントローラの受信ルーチンは,データリディフラグによって動かし,データを間に合うように取り戻し,オーバーフローを防止する.

 

CMX869BD2 高度集積モデムチップが産業用データリンクを再構築

 

 

V.14 プロトコル及び超速操作支援
特定の通信プロトコルに対するチップのハードウェアサポートを証明する 高度な機能です

 

V.14 プロトコル要件:このプロトコルは,選択的に1つのストップビットを省略することによって,スタート・ストップアシンクロン通信において"%または2.3%の"超速"送信を可能にします.送信機が動的に文字構造を調整する必要があります.

 

チップのハードウェア実装:

特定の動作モードでは,ホストコントローラがチップに指定された特定の文字に対して"ストップビット"を削減するように指示することができる.

 

トランスミッター:ホストコントローラは,特定の文字に対してチップが1つのストップビット (通常1.5または2の代わりに) をのみ送信するように命令を送信し,それによってより速いクロックに"追いつく".

受信機:チップは,このような"停止ビットが欠落している"シナリオを処理することができます.0の停止ビット (通常の1の代わりに) を検出すると,これを正当なVとして認識します.14超速文字を正しく受信するフレームアップの誤りとして均一に扱うのではなく,

 

概要
CMX869BD2のUSART設計は高い信頼性と柔軟性を示しています.

 

ステータスレジスタを通じて効率的かつ信頼性の高いデータフロー制御を達成し,ホストコントローラがモデムの速度と同期し,データ損失を防ぐことができます.

V.14 のようなプロトコルのネイティブハードウェアサポートは,ソフトウェアの複雑さを軽減し,特定のアプリケーションシナリオにおける通信の安定性を向上させます.

開発者にとって,Tx Data Ready と Rx Data Ready のフラグを理解し,正しく利用することは,安定したドライバを書くのに不可欠である.特殊なプロトコルとの互換性が必要である場合,強力なツールとして機能します..