CS4344 Technologie de conversion numérique en analogique
12 septembre 2025, Shenzhen, Chine Avec les demandes croissantes de qualité audio dans les appareils électroniques grand public, les appareils intelligents pour la maison et les équipements audio professionnels,La demande de convertisseurs numériques-analogiques (DAC) à haute performance continue de croîtreShenzhen Anxinruo Technology Co., Ltd. a annoncé aujourd'hui que sa puce DAC stéréo haute performance CS4344-CZZR de 192 kHz/24 bits est désormais entièrement disponible sur le marché.Avec des performances audio exceptionnellesAvec une conception de circuit externe minimale et une rentabilité exceptionnelle, cette puce offre aux fabricants d'équipements audio un nouveau choix.
Le CS4344-CZZR utilise une technologie de modulation Δ-Σ multibits avancée pour obtenir une conversion de signal audio de 24 bits, offrant un rapport signal-bruit élevé de 107 dB et une distorsion ultra-faible de -90 dB.La puce prend en charge une large plage de taux d'échantillonnage de 8 kHz à 192 kHz, est compatible avec les formats d'interface audio numérique standard I2S, à gauche et à droite, et dispose d'un filtre d'interpolation intégré.Conception d'alimentation de 3 à 5 V et faible consommation de 25 mW, combiné à des fonctions numériques de dé-emphase et de silencieux doux, il simplifie considérablement la conception de circuits externes tout en assurant une qualité audio exceptionnelle.
Principaux paramètres de performance
|
Paramètre |
Valeur | Conditions d'utilisation |
| Dimension dynamique | 107 dB | Poids A, 48 kHz |
| THD+N | -90 dB | 1 kHz, 0 dBFS |
| Taux d'échantillonnage | 192 kHz | Soutenir au maximum |
| Voltage d'alimentation | 3.3V à 5V | Fourniture unique |
| Consommation d'électricité | 25 mW | Opération typique |
| Séparation des canaux | 95 dB | 1 kHz |
Ce diagramme de connexion illustre la configuration d'application typique du CS4344-CZZR, adapté à la plupart des scénarios d'application audio.Les paramètres des composants externes peuvent être ajustés en fonction des exigences spécifiques.
Description de la connexion au pin
1.Input audio numérique
SDIN: Entrée de données audio en série
SCLK: Entrée d'horloge en série
LRCK: horloge de canal gauche/droite
MCLK: entrée de l'horloge maître (facultative)
2.Gestion de l'énergie
VD: alimentation numérique (3,3 V)
VA: alimentation analogique (3,3 à 5 V)
Chaque broche d'alimentation nécessite un condensateur de découplage 1μF placé à proximité
![]()
3. Sortie analogique
AOUTL: sortie analogique du canal gauche
AOUTR: sortie analogique du canal droit
FILT+: Point de connexion du réseau de filtrage
4- À terre.
DGND: Terrain numérique
AGND: Terrain analogique
Il est recommandé de se connecter à un seul point près de la puce
Points clés de la conception
Les alimentations numériques et analogiques doivent être alimentées séparément
Toutes les broches d'alimentation nécessitent des condensateurs de découplage placés à proximité
Les motifs analogiques et numériques doivent être connectés à un seul point près de la puce
Les lignes de sortie audio doivent être éloignées des lignes de signal numérique.
Les câbles blindés sont recommandés pour les connexions de sortie analogiques
Le CS4344-CZZR adopte une architecture de conversion numérique-analogique hautement intégrée, dont les principaux modules fonctionnels sont les suivants:
Canaux de traitement du signal numérique
1Interface série.PCM
Reçoit des flux de données audio numériques standard (I2S, formats justifiés à gauche, justifiés à droite)
Reconnaît automatiquement les formats de données d'entrée et les taux d'échantillonnage
![]()
2.Filtre d'interpolation numérique
Utilise une technologie de filtrage par interpolation en plusieurs étapes
Augmente le taux d'échantillonnage d'entrée à des fréquences de suréchantillonnage
Améliore efficacement le rapport signal/bruit et la portée dynamique
3.Gestion de l'énergie
Prend en charge une seule alimentation de 3,3 V ou 5 V
Conception d'une alimentation électrique analogique et numérique séparée
Mode de gestion à faible consommation
4.Buffer de sortie analogique
Sorties indépendantes du canal gauche/droit
Conception d'impédance de sortie faible (valeur typique 100Ω)
Appareil qui entraîne directement les circuits d'amplification suivants
5Caractéristiques techniques de base:
Taux d'échantillonnage: de 8 à 192 kHz
Résolution: 24 bits, aucun code manquant
Région dynamique: 107 dB (pondéré A)
THD+N: -90 dB
Énergie: 3,3 V/5 V d'alimentation unique
Cette architecture, grâce à une conception hautement intégrée, maintient d'excellentes performances audio tout en réduisant considérablement les besoins en composants externes,fournissant une solution complète de conversion numérique en analogique pour diverses applications audio.
Description des principales caractéristiques
1.Gestion de l'énergie
Adopte une conception d'alimentation séparée (alimentation numérique VD/alimentation analogique VA)
Chaque broche d'alimentation nécessite un condensateur de découplage en céramique de 1 μF
Les motifs numériques et analogiques doivent être connectés à un seul point près de la puce
![]()
2.Interface numérique
Prend en charge les protocoles d'interface audio série standard
Toutes les broches d'entrée numériques sont compatibles avec les niveaux CMOS de 3,3 V
Reconnaît automatiquement les formats de signaux d'entrée
3. Sortie analogique
Plage de tension de sortie: 0-2 Vrms
Impédance de sortie: 100Ω typique
Peut directement entraîner les circuits d'amplification suivants
Pins d'interface audio numérique (côté gauche) Pins d'interface audio analogique (côté droit)
|
Numéro de broche |
Le symbole | Description de la fonction |
Le pin |
Le symbole | Définition |
| 1 |
Numéro SDIN |
Entrée de données audio en série, prend en charge le format I2S | 6 | Filtre + |
Point de connexion du réseau de filtrage |
| 2 | DEM/SCLK | Pinceau à double fonction: contrôle de la déemphasisation/entrée d'horloge en série | 7 | L'AUTL | Sortie analogique du canal gauche (2.0Vrms) |
| 3 | LRCK | Horloge de canal gauche/droite, identifie le canal de données actuel | 8 | Le GND | Épingle à terre |
| 4 | Le MCLK | Entrée de l'horloge principale, source d'horloge externe facultative | 9 | V.A. | Énergie analogique (3,3 V à 5 V) |
| 5 | VQ | Puissance numérique (3.3V), nécessite un condensateur de découplage externe | 10 | Résultats de l'enquête | Sortie analogique du canal droit (2.0Vrms) |
Notes sur la demande
Les sources d'alimentation analogiques et numériques devraient utiliser des DLO indépendants pour la fourniture d'énergie.
Les traces de sortie audio doivent être tenues à l'écart des lignes de signal numérique
La broche FILT+ peut être connectée à un réseau RC externe pour améliorer le filtrage
Toutes les broches non utilisées doivent être laissées flotter.
Cette configuration de broche adopte une conception compacte de 10 broches, fournissant une fonctionnalité audio DAC complète tout en réduisant considérablement la complexité du circuit périphérique.Il est particulièrement adapté aux appareils audio portables à espace restreint.
Analyse des points clés de la séquence:
1.Power-up et état initial
Après l'application de l'alimentation, la tension d'alimentation numérique (VD) commence à augmenter.
Les sorties analogiques subissent un processus de réduction progressive de la tension en tant que mesure de protection pour empêcher le bruit des haut-parleurs.
L'appareil entre finalement dans un état stable de coupure de courant où VD et toutes les sorties analogiques sont à bas niveaux, ce qui entraîne une consommation d'énergie extrêmement faible.
![]()
2.Initialization et fonctionnement normal
L'application d'une horloge maîtresse (MCLK) par l'utilisateur est une étape clé pour réveiller l'appareil de l'état d'arrêt.
Une fois qu'un MCLK valide est détecté, l'appareil entre immédiatement en fonctionnement normal et commence à générer une sortie audio analogique.
La disponibilité de la fonction de dé-emphase dépend du mode SCLK:
Mode SCLK interne (par défaut): le SCLK est généré en interne (= MCLK/64), et le dé-emphase est disponible.
Mode SCLK externe: le SCLK est fourni par l'utilisateur de manière externe, et le dé-emphase n'est pas disponible.
3- Séquence de coupure de courant.
Lorsque l'utilisateur supprime le signal MCLK, le dispositif déclenche la séquence d'arrêt.
La tension de sortie diminue progressivement pour éviter de générer du bruit de coupure.
Enfin, l'appareil retourne en toute sécurité à l'état d'arrêt, en attendant le prochain signal de réveil.
4Autres scénarios opérationnels
Modification du rapport MCLK/LRCK: si le rapport d'horloge est modifié pendant le fonctionnement, l'appareil se resynchronise automatiquement et maintient une sortie stable.
Suppression du LRCK: si le LRCK est supprimé pendant le fonctionnement, le dispositif entre en mode veille où la sortie reste à son dernier niveau valide jusqu'à ce que le LRCK soit rétabli.
![]()
Pour les marchés publics ou pour plus d'informations sur les produits, veuillez contacter:86-0775-13434437778,
Ou visitez le site officiel:Les modules doivent être conçus pour être utilisés par les utilisateurs.,Pour plus de détails, consultez la page du produit ECER: [链接]

