CS4344 فناوری تبدیل دیجیتال به آنالوگ
۱۲ سپتامبر ۲۰۲۵، شنژن، چین با افزایش تقاضا برای کیفیت صوتی در الکترونیک مصرفی، دستگاه های خانگی هوشمند و تجهیزات صوتی حرفه ای،نیاز به کنورترهای دیجیتال به آنالوگ با عملکرد بالا (DAC) همچنان در حال رشد استشرکت شنژن آنکسینروو تکنولوژی امروز اعلام کرد که تراشه استریو 192kHz/24 بیتی CS4344-CZZR در بازار در دسترس است.با عملکرد صوتی استثنایی، طراحی مدار خارجی حداقل و بهره وری قابل توجهی، این تراشه به تولید کنندگان تجهیزات صوتی یک انتخاب جدید می دهد.
CS4344-CZZR از فناوری پیشرفته چند بیت Δ-Σ استفاده می کند تا تبدیل سیگنال صوتی 24 بیتی را به دست آورد و نسبت سیگنال به سر و صدا 107dB و تحریف بسیار پایین -90dB را ارائه دهد.تراشه از طیف وسیعی از نرخ نمونه گیری از 8kHz تا 192kHz پشتیبانی می کند، با فرمت های استاندارد I2S، چپ و راست صوتی دیجیتال سازگار است و دارای یک فیلتر مداخله داخلی است.طراحی منبع برق 3 ولت تا 5 ولت و مصرف انرژی کم 25 میلی وات، در ترکیب با عملکردهای کاهش تاکید دیجیتال و خاموش کردن نرم، طراحی مدار خارجی را به طور قابل توجهی ساده می کند در حالی که کیفیت صوتی استثنایی را تضمین می کند.
پارامترهای کلیدی عملکرد
|
پارامتر |
ارزش | شرایط |
| محدوده پویا | ۱۰۷ دی سی بی | A-weighted، 48kHz |
| THD+N | -90 ديسيبل | 1kHz، 0dBFS |
| نرخ نمونه گیری | ۲۲۲ کیلو هرتز | حداکثر حمایت |
| ولتاژ تغذیه | 3.3V-5V | عرضه واحد |
| مصرف برق | 25 میلی وات | عملیات معمولی |
| جدایی کانال | 95 دبیل | 1kHz |
این نمودار اتصال پیکربندی اپلیکیشن معمولی CS4344-CZZR را نشان می دهد که برای اکثر سناریوهای اپلیکیشن های صوتی مناسب است.پارامترهای اجزای خارجی را می توان بر اساس الزامات خاص تنظیم کرد.
توضیحات اتصال پین
1. ورودی صوتی دیجیتال
SDIN: ورودی سریالی داده های صوتی
SCLK: ورودی ساعت سریالی
LRCK: ساعت کانال چپ/راست
MCLK: ورودی ساعت استاد (اختیاری)
2.مديريت برق
VD: منبع برق دیجیتال (3.3V)
VA: منبع برق آنالوگ (3.3-5V)
هر پین قدرت نیاز به یک خازن جدا کننده 1μF قرار داده شده در نزدیکی
![]()
3خروجی آنالوگ
AOUTL: خروجی آنالوگ کانال چپ
AOUTR: خروجی آنالوگ کانال راست
FILT+: نقطه اتصال شبکه فیلتر
4.به زمین انداختن
DGND: زمین دیجیتال
AGND: زمین آنالوگ
توصیه می شود که در یک نقطه نزدیک به تراشه متصل شود
نکات کلیدی طراحی
منابع برق دیجیتال و آنالوگ باید به صورت جداگانه تغذیه شوند.
تمام پین های قدرت نیاز به گره های جدا کننده قرار داده شده در نزدیکی
زمینه های آنالوگ و دیجیتال باید در یک نقطه واحد در نزدیکی تراشه متصل
خطوط خروجی صوتی باید از خطوط سیگنال دیجیتال دور باشند.
کابل های محافظ برای اتصال خروجی آنالوگ توصیه می شود
CS4344-CZZR از یک معماری تبدیل دیجیتال به آنالوگ بسیار یکپارچه استفاده می کند، با ماژول های کاربردی اصلی آن به شرح زیر:
کانال پردازش سیگنال دیجیتال
1رابط سریال.PCM
دریافت جریان های استاندارد داده های صوتی دیجیتال (I2S، فرمت های راست و چپ)
به طور خودکار فرمت داده ورودی و نرخ نمونه برداری را تشخیص می دهد
![]()
2فیلتر مداخله دیجیتال
استفاده از فن آوری فیلتر سازی چند مرحله ای
افزایش نرخ نمونه گیری ورودی به فرکانس های بیش از حد نمونه گیری
به طور موثر نسبت سیگنال به نویز و دامنه پویا را بهبود می بخشد
3.مديريت برق
پشتیبانی از یک منبع برق 3.3V یا 5V
طراحی منبع برق آنالوگ و دیجیتال جداگانه
حالت مدیریت کم مصرف
4.آنتالوگ خروجی بافر
خروجی کانال چپ/راست مستقل
طراحی مقاومت خروجی پایین (ارزش معمولی 100Ω)
به طور مستقیم مدارهای تقویت کننده بعدی را هدایت می کند
5مشخصات فنی اصلی:
نرخ نمونه گیری: 8kHz تا 192kHz
رزولوشن: ۲۴ بیتی بدون کد های گمشده
محدوده پویا: 107dB (A-weighted)
THD+N: -90dB
منبع برق: 3.3V/5V واحد
این معماری، از طریق طراحی بسیار یکپارچه، عملکرد عالی صوتی را حفظ می کند در حالی که به طور قابل توجهی نیازهای اجزای خارجی را کاهش می دهد،ارائه یک راه حل کامل تبدیل دیجیتال به آنالوگ برای برنامه های مختلف صوتی.
شرح ویژگی های کلیدی
1.مديريت برق
طراحی منبع برق جداگانه (قدرت دیجیتالVD/قدرت آنالوگ VA)
هر پین قدرت نیاز به یک خازن تخلیه سرامیکی 1μF دارد.
زمینه های دیجیتال و آنالوگ باید در یک نقطه نزدیک به تراشه متصل
![]()
2رابط دیجیتال
از پروتکل های رابط سریال صوتی استاندارد پشتیبانی می کند
تمام پین های ورودی دیجیتال با سطوح 3.3V CMOS سازگار هستند
به طور خودکار فرمت های سیگنال ورودی را تشخیص می دهد
3خروجی آنالوگ
محدوده ولتاژ خروجی: 0-2.0Vrms
مقاومت خروجی: 100Ω معمولی
می تواند به طور مستقیم مدارهای تقویت بعدی را هدایت کند
پین های رابط صوتی دیجیتال (بغل چپ) پین های رابط صوتی آنالوگ (بغل راست)
|
شماره پین |
نماد | شرح عملکرد |
پین |
نماد | توضیحات |
| 1 |
شماره SDIN |
ورودی سریال داده های صوتی، پشتیبانی از فرمت I2S | 6 | فیلتر+ |
نقطه اتصال شبکه فیلتر |
| 2 | DEM/SCLK | پین دو تابع: کنترل کاهش تأکید/ ورودی ساعت سریالی | 7 | AOUTL | خروجی آنالوگ کانال چپ (2.0Vrms) |
| 3 | LRCK | ساعت کانال چپ/راست، کانال داده فعلی را شناسایی می کند | 8 | GND | فلش زمین |
| 4 | MCLK | ورودی ساعت اصلی، منبع ساعت خارجی اختیاری | 9 | VA | منبع برق آنالوگ (3.3V-5V) |
| 5 | VQ | برق دیجیتال (3.3V) ، نیاز به خازن جدا کننده خارجی دارد | 10 | AOUTR | خروجی آنالوگ کانال راست (2.0Vrms) |
يادداشت هاي درخواست
منابع برق آنالوگ و دیجیتال باید از LDO های مستقل برای تحویل برق استفاده کنند
ردی های خروجی صوتی باید از خطوط سیگنال دیجیتال دور نگه داشته شود
پین FILT + می تواند به یک شبکه RC خارجی متصل شود تا فیلترسازی را افزایش دهد
تمام پین های استفاده نشده باید در حال شناور شدن باشند
این پیکربندی پین یک طراحی فشرده 10 پین را اتخاذ می کند که عملکرد کامل DAC صوتی را در حالی که به طور قابل توجهی پیچیدگی مدار محیطی را کاهش می دهد، فراهم می کند.آن را به ویژه مناسب برای فضای محدود دستگاه های صوتی قابل حمل.
تجزیه و تحلیل نقاط کلیدی توالی:
1.پاور آپ و حالت اولیه
پس از استفاده از برق، ولتاژ تغذیه دیجیتال (VD) شروع به افزایش می کند.
خروجی های آنالوگ به عنوان یک اقدام محافظتی برای جلوگیری از سر و صدای پاپ بلندگو، یک روند کاهش ولتاژ تدریجی را تجربه می کنند.
دستگاه در نهایت به حالت خاموش شدن قدرت پایدار وارد می شود که در آن هم VD و هم تمام خروجی های آنالوگ در سطوح پایین قرار دارند، که منجر به مصرف انرژی بسیار پایین می شود.
![]()
2. آغاز و کار عادی
استفاده از یک ساعت اصلی (MCLK) توسط کاربر یک مرحله کلیدی برای بیدار کردن دستگاه از حالت خاموش است.
هنگامی که یک MCLK معتبر تشخیص داده می شود، دستگاه بلافاصله وارد عملکرد عادی می شود و شروع به تولید خروجی صوتی آنالوگ می کند.
در دسترس بودن تابع کاهش تأکید به حالت SCLK بستگی دارد:
حالت SCLK داخلی (پیش فرض): SCLK به صورت داخلی (= MCLK / 64) تولید می شود و عدم تاکید در دسترس است.
حالت SCLK خارجی: SCLK توسط کاربر به صورت خارجی ارائه می شود و عدم تاکید در دسترس نیست.
3.تسلسل خاموش کردن برق
هنگامی که کاربر سیگنال MCLK را حذف می کند، دستگاه دنباله خاموش کردن را آغاز می کند.
ولتاژ خروجی به تدریج دوباره کاهش می یابد تا از ایجاد صداهای خاموش شدن جلوگیری شود.
در نهایت، دستگاه به صورت ایمن به حالت خاموش شدن قدرت باز می گردد و منتظر سیگنال بیدارکننده بعدی است.
4سناریوهای عملیاتی دیگر
تغییر نسبت MCLK/LRCK: اگر نسبت ساعت در طول کار تغییر کند، دستگاه به طور خودکار دوباره همگام می شود و خروجی پایدار را حفظ می کند.
حذف LRCK: اگر LRCK در طول کار برداشته شود، دستگاه وارد حالت آماده سازی می شود که در آن خروجی در آخرین سطح معتبر خود باقی می ماند تا LRCK بازگردد.
![]()
برای خرید و یا اطلاعات بیشتر در مورد محصول، لطفا با شماره تماس بگیرید:86-0775-13434437778
یا به وب سایت رسمی مراجعه کنید:https://mao.ecer.com/test/icsmodules.com/,برای اطلاعات بیشتر به صفحه محصول ECER مراجعه کنید: [链接]

