Rozwiązanie analizy projektu przełącznika o niskiej rezystancji
20 września 2025 Nowości Z rosnącym zapotrzebowaniem na niezawodność przełączania sygnału w elektronikach samochodowych i urządzeniach przenośnych,wysokiej precyzji analogowe chipy przełącznikowe stają się kluczowymi elementami w projektowaniu łańcucha sygnałów. Analogiczny przełącznik czteropolitowy 74LVC4066BQ-Q100X, o szerokim zakresie napięcia od 1,4 V do 4,5 V i niskim rezystancie napędowym 6Ω,zapewnia niezawodne rozwiązanie dla wbudowanych systemów infotainment, drogowanie sygnałów czujników i przetwarzanie sygnałów audio.
I. Podstawowe cechy techniczne
74LVC4066BQ-Q100X to certyfikowany przez AEC-Q100 czteropólno-jednopołowy jedno-rzucany (SPST) przełącznik analogowy klasy motoryzacyjnej o niskim oporze 6Ω i szerokim zakresie napięcia roboczego od 1,4 V do 4,5 V.Urządzenie przyjmuje architekturę przełączania przerwy przed wykonaniem, obsługuje dwukierunkową transmisję sygnału i ma bardzo niski prąd statyczny 0,1 μA. Umiejscowiony w kompaktowym opakowaniu DHVQFN14,spełnia wymagania dotyczące wysokiej niezawodności sygnału przełączania elektroniki samochodowej i zastosowań przemysłowych.
II. Opis schematu funkcjonalnego
Ogólna struktura
Czip zawiera 4 niezależne dwukierunkowe przełączniki analogowe (SW1 do SW4).
Każdy przełącznik jest sterowany przez dedykowany pin wejściowy sterowania.
Wspiera dwukierunkowe przekazywanie sygnału (wchodzący/wychodzący wymienny).
![]()
74LVC4066BQ-Q100X to układ scalony zawierający cztery niezależne przełączniki analogowe.Każdy przełącznik może dwukierunkowo przesyłać sygnały analogowe lub cyfrowe i jest sterowany przez dedykowany cyfrowy pin sterujący (INx).
Opis podstawowej funkcji:
Funkcjonalność chipa można zrozumieć jako cztery niezależne jedno-polarne przełączniki jedno-rzucania (SPST). Każdy przełącznik ma dwa dwukierunkowe porty (np. IO1A i IO1B), które są wymienne,i jeden terminal sterujący (IN1).
W przypadku wysokiego poziomu szpilki sterującej (INx) odpowiedni przełącznik zamyka się, umożliwiając obustronny przepływ sygnałów między dwoma portami (IOxA i IOxB).
W przypadku, gdy szczyt sterujący (INx) jest niski: odpowiadający przełącznik otwiera się, wykazując stan wysokiej impedancji między dwoma portami, blokując transmisję sygnału.
Krótki opis funkcji szpilki:
Zasilanie (VCC, Pin 14) i uziemienie (GND, Pin 7) dostarczają zasilanie całemu chipowi.
Pozostałe szpilki podzielone są na cztery grupy, z których każda kontroluje jeden przełącznik:
IN1 (Pin 1) steruje przełącznikiem podłączonym do IO1A (Pin 2) i IO1B (Pin 3).
IN2 (Pin 4) steruje przełącznikiem podłączonym do IO2A (Pin 5) i IO2B (Pin 6).
IN3 (Pin 10) steruje przełącznikiem podłączonym do IO3A (Pin 9) i IO3B (Pin 8).
IN4 (Pin 13) steruje przełącznikiem podłączonym do IO4A (Pin 12) i IO4B (Pin 11).
III. Opis schematu Pinout
Tytuł "Informacje o piningu" wskazuje, że głównym celem jest wprowadzenie konfiguracji pinów urządzenia, w tym numerów pinów, definicji funkcjonalnych i układu pinów w różnych pakietach.
![]()
Lewa sekcja (symbole logiczne):
Funkcja: Czip zawiera 4 niezależne przełączniki analogowe.
Piny: Każdy przełącznik zawiera:
1 terminal sterujący (1E, 2E itp.) przełącznik przeprowadza, gdy sygnał sterujący jest wysoki.
2 dwukierunkowe końce sygnału (1Y/1Z itp.), umożliwiające dwukierunkowy przepływ sygnału.
Prawa sekcja (pakiet fizyczny):
Wygląd: fizyczny chip znajduje się w opakowaniu SO14.
Kluczowy punkt: wcięcie na diagramie wskazuje położenie szczytu 1, a numery szczytu następują w kierunku przeciwnym do ruchu wskazówek zegara.
Ważne:Tekst na dole wyjaśnia, że podkładka termiczna pod chipem nie jest połączeniem naziemnym i nie jest obowiązkowa do lutowania (choć ogólnie zaleca się lepsze rozpraszanie ciepła).
Podsumowanie:
Lewy schemat wyjaśnia, co robi chip (4 przełączniki), podczas gdy prawy schemat pokazuje, jak go podłączyć (aktywny porządek pinów).Służy to jako most łączący schemat obwodu z fizycznym chipem.
IV. Analiza schematów obwodu testowego
Obwód badawczy 1: pomiar prądu przecieku w stanie wyłączonym
Celem: pomiar niewielkiego prądu przecieku przez kanał przełącznika, gdy wyłączony jest.
![]()
Opis:
VJa...jest ustawiona na VCClub GND
VOjest ustawiona na GND lub VCC(tworzenie różnicy napięcia z VJa...)
Plik sterujący nE jest ustawiony na niskim poziomie, aby upewnić się, że przełącznik jest wyłączony
Prąd mierzony w tym momencie przez amperometr jest prądem wycieku w stanie OFF (Iwyłączony)
Obwód badawczy 2: pomiar prądu przecieku w stanie włączonym
Celem badania jest pomiar niewielkiego prądu wycieku, który przepływa z kanału sygnału do zasilania lub uziemienia przy zamknięciu przełącznika.
IV. Obwód badawczy do pomiaru oporu ON
1Diagram obwodu testowego
![]()
2.Opis składników i parametrów
DUT (Urządzenie poddawane badaniu): jeden przełącznik w 74LVC4066BQ-Q100X (np. nY-nZ)
Vst: napięcie sterujące (zwykle V)CC, np. 3,3 V lub 5 V), używane do włączenia przełącznika (nE)
Vi: Napięcie wejściowe (zalecane jest użycie regulowanego źródła prądu stałego, np. 0~5V)
Ja...SW: Amperometr serii (lub pomiar pośredni przy użyciu rezystora precyzyjnego + voltmetru)
GND: Wspólna podstawa
3. Kroki testowe
Zestaw VCC= 5V (lub wymagane napięcie robocze)
Zestaw Vst= VCCaby umożliwić przełącznik
Stopniowo zwiększać Viod 0V do VCC
Pomiar prądu przełącznika (ISW) i spadku napięcia przełącznika (W napięciu przełącznika = Vi- V.nZ)
Obliczenie oporu ON = napięcie przełącznika / prąd przełącznika
![]()
4.Ostrzeżenia
W celu zmniejszenia błędów oporu ołowiu należy zastosować pomiar czterodrukowy (połączenie Kelvina)
Upewnij się, że prąd nie przekracza maksymalnej wartości nominalnej układu (patrz arkusz danych)
Przy testowaniu wielu przełączników włączyć i zmierzyć każdy oddzielnie
V. Obwód badawczy wtrysku ładunku
Zasada badania
Wtrysk ładunku jest kluczowym parametrem dla przełączników analogowych,odwołujące się do ilości ładunku wstrzykiwanego do ścieżki sygnału analogowego z powodu pasożytniczej pojemności w przełączniku, gdy sygnał sterujący (nE) przełącza się.
Formuła obliczeniowa:
Qinj = ΔVo × Ct
Qinj = Ilość wstrzykniętego ładunku (Coulomb)
ΔVo = Zmiana napięcia wyjściowego (volt)
Ct = Kondensator testowy (0,1 nF)
Schematyczny schemat obwodu
![]()
Kroki testowe
Ustawienie obwodu:
Podłącz obwód badawczy zgodnie z rysunkiem powyżej.
Ustawić Rgen na określoną wartość (zgodnie z wymaganiami arkusza danych)
Ustawić napięcie Vgen na odpowiednie napięcie (zwykle połowa napięcia zasilania)
Procedura badania:
Przełączanie wejścia logicznego (nE) z stanu wyłączonego do stanu włączonego (lub odwrotnie)
Użyj oscyloskopu lub wysokoprecyzyjnego voltmetru do pomiaru zmienności napięcia wyjściowego Vo od ΔVo
Zarejestruj różnicę napięcia przed i po włączeniu przełącznika.
Oblicz wtrysk ładunku:
Wykorzystując wzór Qinj =ΔVo ×Ct Oblicz ilość wtrysku ładunku
Wyniki są zazwyczaj podawane w pikokoulombach (pC).
![]()
Środki ostrożności
Wykorzystanie urządzeń pomiarowych o niskiej hałasie i wysokiej precyzji.
Zapewnienie stabilnego środowiska badawczego w celu zmniejszenia zakłóceń zewnętrznych.
Weź średnią wielu pomiarów, aby poprawić dokładność.
Należy odnieść się do szczegółowych warunków badania i ograniczeń w karcie danych.
Typowe parametry (patrz: arkusz danych) Pojemność badawcza
Parametry ypical (patrz arkusz danych)Kapaciteta badawcza Ct:0,1 nF
Odporność na obciążenie Rc :1 MΩ
Odporność źródła Rgen: Ustawiona zgodnie ze szczególnymi warunkami badania
W przypadku zamówień lub dalszych informacji dotyczących produktu prosimy o kontakt: 86-0775-13434437778,
Albo odwiedź oficjalną stronę internetową:https://mao.ecer.com/test/icsmodules.com/Szczegóły można znaleźć na stronie produktu ECER: [链接]

